代碼凈化/代碼覆蓋
 
          DFT/綜合/低功耗(hao)分析(xi)
 
          約束和 CDC 檢測
 
          用于 HPC 的 DCT-SPG/RCP 物理合成
 
          UPF/CPF 低功耗設計(ji)
 
          用于低功耗優化(hua)的多位寄(ji)存器
 
          MBIST 設計(共享總(zong)線模型)用于(yu)高(gao)速(su) CPU 內核(he)(A7/A15 等)
 
          具有高覆蓋率的低/全(quan)速 DFT 設計(ji)
 
          DFT 邏輯/物理感知診(zhen)斷流程
 
          布圖/電源(yuan)計劃和 ESD/閂鎖檢查方面的專家
 
          高效的時序預算設計流程
 
          凹凸分配和 RDL 路由
 
          Cadence CCOpt CTS 用于高(gao)性能設計(ji)和功耗優化
 
          MCMM 時序(xu)/功(gong)耗優化
 
          低功耗設計實現
 
          啟用 DFM 實施和自動(dong)修復
 
          MCMM STA/SI 時序(xu)簽(qian)收
 
          靜(jing)態(tai)/動態(tai) IRDrop 電源簽收
 
          EM 簽收(電源/信號)和 DFM 簽收
 
          DRC/LVS/ERC 簽收
 
          用于 ESD 檢查的 PERC 簽核(he)
 
          函數模式生成和驗證
 
          DC/AC ATPG 正常和診(zhen)斷模式生(sheng)成和驗證