多速率Serdes IP方案
為客戶提供1.25-12.5Gbps多速率SERDES IP方案。該方案平滑地集成了多SERDES通路,具有同級產品中最優的性能、面積和功耗。可編譯的PHY可以支持PCIe Gen 1/2/3, USB 3.0 / 3.1, XAUI, SATA Gen 1/2/3, CEI-11G-LR, 10GBase-KX4, JESD204B, SGMII/QSGMII, RAPID I/O, HSSTP (Trace Port), V-By-One, DisplayPort和HMC等主流的接口標準。
YouPHY-Serdes 子系統
單一SERDES設(she)計,滿足廣(guang)泛的標準,協議和速度。
任何組合都可以,例如(ru)USB-3.0, PCIe Gen-3和SATA Gen-3在一個單一的(de)Combo SERDES。
內部低抖(dou)動(dong)鎖相環支持各種(zhong)標準時鐘要求-不需要額外的組件(jian)。
靈(ling)活的(de)設(she)計(ji)-基于Tile的(de)設(she)計(ji),使客戶可以(yi)選(xuan)擇任何數(shu)量的(de)Tx和Rx通道。
一次性努力設計,集成,驗證和硅驗證。
節(jie)省(sheng)芯片區(qu)域(yu),因為要求的標準少的時候,不需要重復邏輯(ji)。
特點
支(zhi)持的發送和接收(shou)通道數量不等(deng)
數據速率可編程 1.25-12.5 Gbps
具有可編程輸出擺幅 100 – 1100 mVp2p 的發射(she)驅(qu)動器(qi)
前(qian)/后光(guang)標發(fa)射均衡范圍(wei) 0 – 9db/12db,可編程步長為 20mV
自適應接收器均(jun)衡 (CTLE + DFE) 以支持(chi)在 6GHz 時(shi)插入損耗為 30db 的長距(ju)離信(xin)道(dao)
嵌入式低抖動鎖(suo)相環 (PLL)
支持信標、低(di)頻周期信令(ling) (LFPS)、自動協商 (AN) 信令(ling)
豐富(fu)的 DFT 功能(AC-JTAG、Eye-scan、Loop-back、RX Sensitivity BIST、TX level BIST、PLL BIST)
數字(zi)固定和(he) TFT 掃描
用于與 SOC 掃描壓縮器集成(cheng)的邊界(jie)掃描 (Extest)
可以在低成本數字測試儀上進行測試
支持(chi)多種標準